CSC686 是一个带 ADC、并行处理、完全静态,以 MTP 为程序存储基础的处理器,此处理器具有
八个处理单元。它基于 RISC 架构基础,获得(Field Programmable Processor Array 现场可编程处理
器阵列)技术专利。大部分指令的执行周期都是一个指令周期,只有少部分间接寻址的指令需要两个指令
周期。
CSC686 内置 4KW MTP 程序存储器以及 512 字节数据存储器,供八个 FPP 单元工作使用。
CSC686 内置 11 通道 11 位分辨率 A/D 转换器,其中一通道为内部 Bandgap 参考电压或0.25*VDD。
CSC686 提供一个 8 倍电压增益 OPA、两个通用比较器、四个硬件计数器。计数器分别为两个 16 位计
数器和两个 8 位计数器。
CSC686 内置一个硬件脉冲捕获、12 位硬件 PWM 生成器和 PWM 保护模块,为无刷直流控制器提
供最佳的处理方案。